Gentoo Archives: gentoo-commits

From: "JosA MarAa Alonso (nimiux)" <nimiux@g.o>
To: gentoo-commits@l.g.o
Subject: [gentoo-commits] gentoo commit in xml/htdocs/proj/es/releng/catalyst: index.xml
Date: Sun, 31 Jul 2011 14:22:47
Message-Id: 20110731142237.070B62004B@flycatcher.gentoo.org
1 nimiux 11/07/31 14:22:37
2
3 Modified: index.xml
4 Log:
5 Add members to catalyst team. Use generated arch/subarch table used in catalyst man page.
6
7 Revision Changes Path
8 1.5 xml/htdocs/proj/es/releng/catalyst/index.xml
9
10 file : http://sources.gentoo.org/viewvc.cgi/gentoo/xml/htdocs/proj/es/releng/catalyst/index.xml?rev=1.5&view=markup
11 plain: http://sources.gentoo.org/viewvc.cgi/gentoo/xml/htdocs/proj/es/releng/catalyst/index.xml?rev=1.5&content-type=text/plain
12 diff : http://sources.gentoo.org/viewvc.cgi/gentoo/xml/htdocs/proj/es/releng/catalyst/index.xml?r1=1.4&r2=1.5
13
14 Index: index.xml
15 ===================================================================
16 RCS file: /var/cvsroot/gentoo/xml/htdocs/proj/es/releng/catalyst/index.xml,v
17 retrieving revision 1.4
18 retrieving revision 1.5
19 diff -u -r1.4 -r1.5
20 --- index.xml 27 Jun 2011 20:30:20 -0000 1.4
21 +++ index.xml 31 Jul 2011 14:22:36 -0000 1.5
22 @@ -42,6 +42,9 @@
23 </p>
24 </goals>
25
26 +<dev role="Lead">agaffney</dev>
27 +<dev role="member" description="MIPS">mattst88</dev>
28 +
29 <extrachapter position="top">
30 <title>Documentación</title>
31 <section>
32 @@ -63,81 +66,14 @@
33
34 <p>
35 Catalyst soporta varias arquitecturas. En el lenguaje de catalyst, una
36 -"arquitectura" es un tipo general de CPU. Aquí se muestra una lista
37 -completa de arquitecturas soportadas por catalyst:
38 +"arquitectura" es un tipo general de CPU.
39 </p>
40
41 -<table>
42 -<tr>
43 -<th>Arquitectura</th>
44 -<th>Descripción</th>
45 -</tr>
46 -<tr>
47 -<ti><c>alpha</c></ti>
48 -<ti>El procesador Alpha (todas las versiones)</ti>
49 -</tr>
50 -<tr>
51 -<ti><c>amd64</c></ti>
52 -<ti>La plataforma de 64 bits de AMD, también conocida como "Opteron" o
53 -"x86-64". También incluyen las máquinas de Intel EM64T.</ti>
54 -</tr>
55 -<tr>
56 -<ti><c>arm</c></ti>
57 -<ti>Procesadores basados en ARM</ti>
58 -</tr>
59 -<tr>
60 -<ti><c>hppa</c></ti>
61 -<ti>Sistemas PA-RISC de HP</ti>
62 -</tr>
63 -<tr>
64 -<ti><c>ia64</c></ti>
65 -<ti>Plataforma Itanium de 64 bits de Intel (Itanium Classic e Itanium
66 -2)</ti>
67 -</tr>
68 -<tr>
69 -<ti><c>mips</c></ti>
70 -<ti>Sistemas basados en MIPS</ti>
71 -</tr>
72 -<tr>
73 -<ti><c>ppc</c></ti>
74 -<ti>Plataformas de 32 bits PowerPC, incluyendo los sistemas originales
75 -PowerPC y los G3, G4 y G5 de Apple en modo 32 bits</ti>
76 -</tr>
77 -<tr>
78 -<ti><c>ppc64</c></ti>
79 -<ti>Plataformas PowerPC de 64 bits, incluyendo los power chips de IBM
80 -y el G5 de Apple en modo 64 bits</ti>
81 -</tr>
82 -<tr>
83 -<ti><c>s390</c></ti>
84 -<ti>Plataformas IBM S/390, incluyendo las máquinas zSeries</ti>
85 -</tr>
86 -<tr>
87 -<ti><c>sh</c></ti>
88 -<ti>Sistemas basados en SuperH de 32 bits</ti>
89 -</tr>
90 -<tr>
91 -<ti><c>sparc</c></ti>
92 -<ti>Sistemas basados en Sparc de 32 bits</ti>
93 -</tr>
94 -<tr>
95 -<ti><c>sparc64</c></ti>
96 -<ti>Sistemas basados en Sparc de 64 bits</ti>
97 -</tr>
98 -<tr>
99 -<ti><c>x86</c></ti>
100 -<ti>CPU compatible Intel de 32 bits, desde el i386 a los Pentium 4 y
101 -Athlon XP.</ti>
102 -</tr>
103 -</table>
104 -
105 <p>
106 Para cada arquitectura, catalyst soporta un número de
107 "sub-arquitecturas." Una sub-arquitectura es una variante específica
108 de la arquitectura. Por ejemplo <c>pentium4</c> es una
109 -sub-arquitectura de la arquitectura <c>x86</c>. A continuación se
110 -muestra una lista de todas las subarquitecturas soportadas por
111 -catalyst:
112 +sub-arquitectura de la arquitectura <c>x86</c>.
113 </p>
114
115 <table>
116 @@ -169,33 +105,17 @@
117 </tr>
118 <tr>
119 <ti><c>mips</c></ti>
120 -<ti><c>cobalt loongson2e loongson2f mips mips1 mips3 mipsel mipsel1
121 -mipsel3</c></ti>
122 -</tr>
123 -<tr>
124 -<ti><c>mips3_multilib</c></ti>
125 -<ti><c>mips3_multilib</c></ti>
126 -</tr>
127 -<tr>
128 -<ti><c>mips4_multilib</c></ti>
129 -<ti><c>mips4_multilib</c></ti>
130 +<ti><c>cobalt loongson2e loongson2f mips mips1 mips3 mips32
131 +mips32el mips4 mips64 mips64el mipsel mipsel1 mipsel3
132 +mipsel4</c></ti>
133 </tr>
134 <tr>
135 <ti><c>mips64</c></ti>
136 -<ti><c>mips3_n32 mips3_n64 mips4 mips4_n32 mips4_n64</c></ti>
137 -</tr>
138 -<tr>
139 -<ti><c>mips64el</c></ti>
140 -<ti><c>cobalt_n32 loongson2e_n32 loongson2f_n32 mipsel3_n32
141 -mipsel3_n64 mipsel4 mipsel4_n32 mipsel4_n64</c></ti>
142 -</tr>
143 -<tr>
144 -<ti><c>mipsel3_multilib</c></ti>
145 -<ti><c>mipsel3_multilib</c></ti>
146 -</tr>
147 -<tr>
148 -<ti><c>mipsel4_multilib</c></ti>
149 -<ti><c>mipsel4_multilib</c></ti>
150 +<ti><c>cobalt_n32 loongson2e_n32 loongson2f_n32 mips3_multilib
151 +mips3_n32 mips3_n64 mips4_multilib mips4_n32 mips4_n64
152 +mips64_multilib mips64_n32 mips64_n64 mips64el_multilib
153 +mips64el_n32 mips64el_n64 mipsel3_multilib mipsel3_n32
154 +mipsel3_n64 mipsel4_multilib mipsel4_n32 mipsel4_n64</c></ti>
155 </tr>
156 <tr>
157 <ti><c>ppc</c></ti>